942次观点

DLL IP Core.

3月11日,2020年,anysilicon

DLL代表延迟锁定循环。延迟锁定的环路IP核是指数字反馈电路,其中没有使用振荡器,但是使用延迟线作为输出被锁定到输入。PLL或锁相环与DLL或延迟锁定环之间的唯一区别是后者不采用内部电压控制振荡器,而前者的使用。或者,要考虑不同的角度来看,锁相环使用可变频率块,而延迟锁定的循环使用变量相位块。

这样,延迟锁定环路可用于通过产生延迟来改变给定时钟信号的相位。它不会创建一个像锁相环一样​​的新时钟,因为它不包括振荡器。时钟信号的阶段的变化可用于增强时钟上升到数据输出有效,该定时是集成电路的特征,例如DRAM设备中的那些。

延迟锁定循环如何工作?

如前所述,延迟锁定环路产生时钟信号的延迟。它们在一系列延迟栅极的帮助下,以延迟链的形式排列,然后连接到输入。即将到的链接的输入连接到必须延迟的时钟以及连接到延迟链的各个阶段或门的多路复用器。最终,通过控制电路更新多路复用器以减少输出时钟信号中的负延迟的负延迟效果。

由于这种架构,具有延迟锁定环路的电路将最后一个输出与输入时钟进行比较,然后产生误差信号,该误差信号被认为是延迟链的所有组件的控制信号。与域锁定环路中所需的不同,没有第二集成以通过振荡器产生新的控制信号。

延迟锁定循环应用程序

延迟锁定循环的主要优点之一锁相环是它们对供应噪声以及较低相位噪声的较低灵敏度。它也更稳定和。因此,与PLL相比,更容易设计。但是,它不能执行频率乘法。

基本上有两种类型的延迟锁定环,第一个使用单个输入和第二个输入的延迟锁定环,每个输入的第二个是来自数据和时钟的一个输入。在1型延迟锁定环路中,有多相时钟生成,并且相位检测器用于将VCDL输入和输出彼此进行比较。在2型延迟锁定环路中,相位检测器将其他输入与VCDL输出进行了比较,因为只有两个输入中的一个延迟并且通常用于数据恢复目的。

点击这里查找DLL IP Core.公司

最近的故事